El chip DSP de voz y audio CS48L10 de consumo ultrabajo se ha diseñado para ofrecer la mejor capacidad de procesamiento de audio de su clase a aplicaciones móviles/portátiles, con un impacto mínimo en el consumo total del sistema. El CS48L10 ofrece a los diseñadores la oportunidad de mejorar y diferenciar sus productos, al tiempo que reduce la carga de procesamiento de audio del procesador principal del sistema. El soporte para aplicaciones de audio doméstico se realiza a través de terceros. Póngase en contacto con su representante de ventas local para obtener más información.
Características
DSP de 32 bits de un solo núcleo Cirrus Logic de hasta 120 MHz
Arquitectura Harvard avanzada con espacios de memoria X, Y y P independientes
El núcleo DSP de coma fija puede realizar 2 operaciones de multiplicación y acumulación (MAC) (32 x 32) por ciclo de reloj
Ocho acumuladores de 72 bits
20 K palabras de RAM de datos X de 32 bits
24 K palabras de RAM de datos Y de 32 bits
20 K palabras de RAM de código P de 32 bits
rOM total de 40 K x 32
Consumo ultrabajo: 0.1 mW/MHz (código típico, sólo alimentación del núcleo)
DMA de 8 canales en chip
Entradas/salidas de audio serie configurables
Modo principal o secundario para entradas de audio digital (DAI) (hasta 6 canales I²S u 8 canales TDM)
Modo principal o secundario para salida de audio digital (DAO) (hasta 6 canales I²S u 8 canales TDM)
Admite frecuencias de muestreo Fs de 8, 12, 16, 24, 32, 44,1, 48, 96 y 192 KHz
Puerto de interfaz serie I²C™ o SPI™
Funcionamiento principal o secundario
Gestor de reloj/PLL integrado
Flexibilidad para operar desde PLL interno u oscilador externo
Controlador de interrupción programable interno (PIC)
---