Puerta lógica CMOS 74AUP, 74LVC series
estándar

puerta lógica CMOS
puerta lógica CMOS
Añadir a mis favoritos
Añadir al comparador
 

Características

Especificaciones
CMOS, estándar

Descripción

La familia lógica CMOS Advanced Ultra Low Power (AUP) está diseñada para para un bajo consumo de energía y una mayor duración de la batería en aplicaciones portátiles. El 74AUP2G34 es una puerta de seguridad doble con salidas Push-Pull (contrafase) estándar diseñado para funcionar en un rango de alimentación de 0,8 V a 3,6 V. El dispositivo está totalmente especificado para aplicaciones de apagado parcial utilizando IOFF. El circuito IOFF desactiva la salida para evitar daños flujo de retorno actual cuando el dispositivo está apagado Características y ventajas Advanced Ultra Low Power (AUP) CMOS Rango de Voltaje de Suministro de 0.8V a 3.6V ±4mA Salida Drive a 3.0V Bajo consumo de energía estática ICC < 0.9μA Bajo consumo de energía dinámica CPD = 6pF Típico a 3.6V La acción del disparador de Schmitt en todas las entradas hace que el circuito sea tolerante a los tiempos de subida y bajada más lentos de las entradas. La histéresis es típicamente de 250mV a VCC = 3.0V IOFF soporta la operación en modo Partial-Power-Down Protección ESD según JESD 22 Excede el modelo de máquina de 200 V (A115-A) Excede el modelo de cuerpo humano de 2000-V (A114-A) Excede el modelo de dispositivo de carga de 1000 V (C101C) El pestillo excede los 100mA según JESD 78, Clase II Paquetes sin plomo según JESD30E DFN1410 denominado X2-DFN1410-6 DFN1010 denominado X2-DFN1010-6 DFN0910 denominado X2-DFN0910-6 Totalmente libre de plomo y en conformidad con RoHS Libre de halógenos y antimonio. Dispositivo verde

---

Catálogos

LOGIC PRODUCTS
LOGIC PRODUCTS
20 Páginas
* Los precios no incluyen impuestos, gastos de entrega ni derechos de exportación. Tampoco incluyen gastos de instalación o de puesta en marcha. Los precios se dan a título indicativo y pueden cambiar en función del país, del coste de las materias primas y de los tipos de cambio.