Características
• Procesador de CPU32+ (4,5 MIPS en 25 megaciclos)
– versión de 32 bits de la base CPU32 (totalmente compatible con el CPU32)
– El fondo elimina errores de modo
– dirección Byte-mal alineada mal
• Hasta ómnibus de datos de 32 bits (apresto dinámico del autobús para 8 y 16 pedazos)
• Hasta 32 líneas de la dirección (por lo menos 28 siempre disponibles)
• Diseño estático completo (operación de 0 - 25 megaciclos)
• Mode auxiliar para inhabilitar CPU32+ (permite uso con los procesadores externos)
– QUICCs múltiple puede compartir un bus de sistema (un amo)
– El modo del compañero TS68040 permite que QUICC sea un microprocesador del compañero TS68040 y un periférico inteligente
(22 MIPS en 25 megaciclos)
– Dispositivo periférico de TSPC603e (véase la nota de DC415/D)
• Cuatro contadores de tiempo de fines generales
– Superconjunto de los contadores de tiempo MC68302
– Cuatro contadores de tiempo de 16 bits o dos contadores de tiempo de 32 bits
– El modo de la puerta puede permitir/inhabilitar la cuenta
• Dos DMAs independiente (IDMAs)
• Módulo de la integración de sistema (SIM60)
• Módulo de procesador de comunicaciones (CPM)
• Cuatro Baud Rate Generators
• Cuatro SCCs (Ethernet/IEEE 802,3 opcional en ayuda de SCC1-Full 10 Mbps)
• Dos SMC
• VCC = ± el 5% de +5V
• fmax = 25 megaciclos y 33 megaciclos
• Gama de temperaturas militar: -55°C < TC < +125°C
• Paladio = 1.4W en 25 megaciclos; 5.25V
2W en 33 megaciclos; 5.25V
Descripción
El regulador de comunicación integrado del patio TS68EN360 (QUICC™) es un microprocesador integrado del uno-microprocesador versátil
y combinación periférica que se puede utilizar en una variedad de usos del regulador. Sobresale particularmente en comunicaciones
actividades. El QUICC (pronunciado “rápido ") se puede describir como siguiente generación TS68302 con un rendimiento más alto en todos
áreas de la operación del dispositivo, de la flexibilidad creciente, de extensiones importantes en capacidad, y de una integración más alta.
---