La gama de PLC Pixsys PL500/PLE500 está caracterizada por una estructura modular flexible. La CPU PL500 se configura sustancialmente como unidad de control y nodo de conectividad, con seriales RS485 y RS232 (Modbus RTU), Ethernet (Modbus TCP/IP) y CanOpen, apoyándose en un microprocesador ARM CORTEX A8 -1 GHz.
Las diversas combinaciones de I/O analógico-digitales residen sobre los módulos PLE500, que se comunican a través del Bus interno en real-time sobre riel DIN.
De resaltar como elemento particular y flagship de la gama Pixsys son los módulos de control PID con ingreso analógico universal, actualmente disponibles para loop individual como así también previstos para configuraciones adicionales.
La IDE LogicLab, conforme standard IEC61131, decanta como única lógica para la gama PLC y la serie HMI/Panel PC Pixsys, garantizando escalabilidad en las aplicaciones y plena sinergia entre las diversas series, además que permite la conectividad verso hardware de terceras partes gracias a la amplia variedad de drivers incluidos. Un completo banco de datos sobre la instrumentación Pixsys facilita una rápida integración al interno de los programas.