Integración de PROFIBUS DP en controladores industriales mediante FPGA de Intel (Altera)
El PROFIBUS DP Master IP Core integra los componentes necesarios para implementar un PROFIBUS DP Class1 y Class2 Master completo basado en la tecnología FPGA. Por lo tanto, no se necesita ningún ASIC de controlador de bus de campo específico adicional.
Esfuerzo de desarrollo mínimo
- Combinación de todos los componentes necesarios para implementar un Master PROFIBUS DP Clase 1 o Clase 2 en un Field Programmable Gate Array (FPGA)
- Lógica de control del bus PROFIBUS DP disponible como núcleo IP cargable
- Pila de protocolos PROFIBUS DP lista para ser utilizada en el procesador de núcleo blando dentro de la FPGA
- Aplicación de control que se ejecuta en un segundo procesador dentro de la FPGA o en un procesador host externo independiente
- Incluye las versiones DP de PROFIBUS DP (intercambio de datos cíclicos y diagnóstico con los esclavos), DP-V1 (intercambio de datos acíclicos y gestión de alarmas), así como DP-V2 (sincronización de reloj y sellado de tiempo)
Flexibilidad gracias al controlador de bus de campo integrado
- Suministro de una lógica de control de bus completa para acceder a la red PROFIBUS DP
- Manejo de todas las partes de tiempo crítico de la capa de enlace de datos de PROFIBUS DP, manejo de tokens e intercambio cíclico de datos
- Sin dependencia del ASIC del controlador de bus de campo ni de su proveedor
Mejora de la disponibilidad de la planta
- Soporte de la redundancia de maestros que proporciona una conmutación sin fisuras del maestro PROFIBUS DP principal al de reserva
- Funcionalidad opcional de redundancia de línea para acceder a los dispositivos de campo a través de cables de bus de campo redundantes
- Soporte de reconfiguración de esclavos PROFIBUS individuales sin apagar el plan
---